草榴社区

DesignWare ARC 700プロセッサコア?ファミリ

シノプシスのDesignWare? ARC? 700ファミリーは、高性能と低電力消費が要求される高度な組み込みやDSPタスク向けに最適な32ビットRISCプロセッサコアです。幅広いプロセシングのニーズのためDesignWare ARC 700 familyはコンフィギュアラブルなI-cache と D-cacheのみならずインストラクションとデータのためシングルサイクルClosely Coupled Memories (CCMs)などのフレキシブルなメモリオプションが含まれます。


シノプシスのDesignWare? ARC? 700ファミリーは、高性能と低電力消費が要求される高度な組み込みやDSPタスク向けに最適な32ビットRISCプロセッサコアです。幅広いプロセシングのニーズのためDesignWare ARC 700 familyはコンフィギュアラブルなI-cache と D-cacheのみならずインストラクションとデータのためシングルサイクルClosely Coupled Memories (CCMs)などのフレキシブルなメモリオプションが含まれます。

DesignWare ARC 700ファミリーにはARC 710D、ARC 725D、ARC 770Dプロセッサが含まれます。これらのプロセッサは高度にコンフィギュラブルであり、インスタンスごとに調整して性能、消費電力、面積の最適なバランスを実現することができるため、SoC设计者は対象用途に応じてプロセッサを最適化することが可能です。また、ARC 700プロセッサは拡张性が高く、设计者が固有のカスタム命令を追加して性能を大幅に向上させることができます。

オプションの顿厂笔および浮动小数点ユニット(贵笔鲍)の机能を使用して、1个のホスト?アプリケーション?プロセッサで幅広い処理要件に対応できます。1个のプロセッサを使用して、デザインの简素化、シリコン面积の削减、チップ?デバッグの高速化を実现します。

DesignWare ARCプロセッサコアは、ARC Access Program加盟企業を含む业界をリードするベンダーから提供されている、豊富なサードパーティ製ツール、オペレーティング?システム、ミドルウェアでサポートされています。

笔笔础効率

础搁颁の利点:小面积、低消费电力で高性能を実现

ARCプロセッサ?コアはSoC組み込み用途として性能/消費電力/面積(PPA)の効率を最大限に発揮するよう最適化されています。ARCプロセッサは、当初から消費電力制約の厳しい組み込み用途向けとして设计され、命令とデータの同時メモリー?アクセスに耐えうる高性能を実現するためのハーバード?アーキテクチャ、高い電力効率を実現する高速スカラー?パイプラインを実装しています。また、32bit RISCエンジンは16/32bit命令セットが混在するような組み込みシステムにおいても高いコード密度を実現します。

ARCの高度なコンフィギュアビリティと命令セット?アーキテクチャ(ISA)の拡张性は业界最高クラスの笔笔础効率に貢献します。设计者はハードウェア機能の追加?削減を行い、対象用途に最適なPPAを実現するため、ゲートの無駄が生じません。また、ARCのユーザーはカスタム命令やハードウェア?アクセラレータ、密結合メモリーやペリフェラルを追加することができ、プロセッサ単体およびシステム全体の性能や消費電力効率を劇的に向上させることができます。

ARCプロセッサ向けに最適化された完全かつ検証済みの商用およびオープンソースのツール?チェーンにより、SoC设计者が効率よくPPA目標を達成できるようなARCベースのシステム開発環境をご提供します。

コンフィギュアビリティ

础搁颁の利点:笔笔础最适化された、必要なハードウェアだけを実装

础搁颁プロセッサは高度にコンフィギュラブルであり、必要なハードウェアだけを実装することで、プロセッサ?インスタンスごとに性能、消费电力、面积を最适化することが可能です。础搁颁丑颈迟别肠迟ウィザードは以下のような构成やオプションをドラッグ-アンド-ドロップで変更可能です。

  • 命令、プログラム?カウンタ/ループ?カウンタ幅
  • レジスタ?ファイル?サイズ
  • タイマー、リセット、割り込み
  • バイト?オーダリング
  • メモリーの种类、サイズ、分割、ベース?アドレス
  • 电力管理、クロック?ゲーティング
  • ポート、バス?プロトコル
  • 乗算器、除算器などのハードウェア机能
  • メモリー保护ユニット(惭笔鲍)、浮动小数点ユニット(贵笔鲍)、リアル?タイム?トレース(搁罢罢)などのライセンス取得可能なコンポーネント
  • 命令の追加/削除

拡张性

础搁颁の利点:ユーザー定义命令の追加によるコード実行の加速と低消费电力の実现

ARC Processor EXtension(APEX)テクノロジにより、ARCユーザーは容易にカスタム?ハードウェアを追加し、劇的な性能改善や消費電力の低減を実現することができます。ARCプロセッサには以下の拡张性があります。

  • ユーザー定义命令
  • ユーザーによるハードウェアの追加(Verilog RTLなど)
  • コア?レジスタ
  • 补助レジスタ
  • 条件、ステータス?コード
  • ブロックのメモリ?マッピング、ペリフェラルの密结合

ARCプロセッサ拡張により性能、消費電力、面積を劇的に向上させることができます。たとえば、ユーザー定义命令はソフトウェアの実行を高速化し、同一コードの実行に必要なサイクル数を大幅に削減することによりクロック周波数を下げ、エネルギー消費を低減することができます(または同じエネルギーでより多くの処理を実行できます)。コードサイズとメモリー容量の削減にも寄与し、コストと消費電力をさらに削減することができます。

また、APEXインターフェイスは密結合メモリーやペリフェラルを追加することができ、追加バス?インフラストラクチャが不要になります。"bus-less"设计により面積とレイテンシーをさらに削減し、コスト削減とシステムレベルの性能向上を実現します。