草榴社区

Success Stories

シノプシス & メガチップス

“ シノプシス社からの手厚い協力により、高度なデジタル?コンテンツ保護に対応した
最新のセキュリティ?プロトコルHDCP 2.3をいち早く実装することに成功しました。
DesignWare Security IPを選択したことが、競争の激しい画像処理市場において
弊社の大きな强みとなっています。”

MegaChips Technology America, エグゼクティブVP, Maurizio Paganini氏
 

シノプシス & 理化学研究所

シノプシスのASIP Designerを用いて理研が分子動力学シミュレータ用カスタム?プロセッサを6ヶ月以内で開発
国立研究開発法人 理化学研究所 生命機能科学研究センター 計算分子设计研究チーム チームリーダー  泰地真弘人(たいじ?まこと)氏
 

シノプシス & 富士ゼロックス

富士ゼロックス、フルカラー?デジタル複合機向けスキャン画像データ処理ASIPの開発にシノプシスASIP Designerを採用
富士ゼロックス株式会社 コントローラ開発本部マネージャ 土屋 徳明 氏
 

シグリード社、シノプシスのDesignWare IPおよびARCプロセッサの採用によりSSDコントローラICのシリコン一発完動を達成

シノプシス社は、シリコン実証済みIPのプロバイダとしての地位を確立しており、それが当社のSSDコントローラLSIにARCプロセッサ滨笔を採用する決め手となりました。业界最高水準のARCコアは、コンフィギュレーションが容易で、当社の设计目標とスケジュールの達成に必要な性能と柔軟性を提供してくれると確信していました。
株式会社シグリード 设计事業本部 ディジタルソリューション事業部 部長 松本 恭幸 氏,
  

シノプシス & Movidius: Myriad 2 VPUにDesignWare USB 3.0、LPDDR3/2、MIPI D-PHY IPを採用し、シリコン一発完動を達成

低消費電力で高性能なMyriad 2 VPUの開発に、シノプシス社の DesignWare IPと设计ツールを選択したことは大きな安心感につながり、シームレスで成熟したエンドツーエンドの设计プロセスを構築できました。もちろん最大の成果は、シリコン一発完動を達成できたことです。
Sean Mitchell 氏, 最高執行責任者(COO), Movidius 社
 

シノプシス & 京セラドキュメントソリューションズ

プリンタ複合機のチップセットにDesignWare IPを採用し、消費電力、コスト、市場への投入スケジュールの目標を達成
長田 嘉浩 氏, , KYOCERA Document 草榴社区 Inc.
 

シノプシス & Nitero: DesignWare IP for PCI Expressを短期間で統合し、モバイル向け60GHz SoCでシリコン一発完動を達成

低消費電力のNT4600 Wi-Fi SoCの開発にシノプシス社のDesignWare IPと设计ツールを採用したところ、IPの統合が数週間で完了し、厳しいテープアウト?スケジュールに間に合わせることができました。また、エンドツーエンドのシームレスな设计プロセスが実現し、シリコン一発完動にも成功しました。
Sebastian Ahmed氏, エンジニアリング担当副社長, Nitero
 

Bosch社、コンシューマ向けセンサー?アプリケーションにシノプシスDesignWare NVM IPを採用し、シリコン一発完動を達成

DesignWare NVM IPはインテグレーションが容易で、簡単に採用できます。シノプシス社のIPを選ぶことは、当社にとってリスク軽減策の1つです。DesignWare NVM IPならメモリー?インターフェイスに関する作業量を最小限に抑え、短期間でICに統合できます。
Bosch Sensortec社 ICエンジニアリング担当ディレクタ Horst Symanzik氏, ,
 

EZchip社、シノプシスDesignWare ARC 770Dプロセッサを用いてCプログラマブルなNPS-400ネットワーク?プロセッサを開発

础搁颁プロセッサは独自命令による拡张が可能なため、市场で実绩のある当社の罢翱笔コアのパフォーマンスを维持したまま、颁プログラミング环境による开発効率向上を达成できました。これは今回のデザインの核心的な要件の1つであり、これを実现できたのはひとえに础搁颁プロセッサの柔软性によるものです。
Erez Shaizaf氏, NPSプロジェクト担当ディレクタ, EZchip社
 

Siano Mobile Silicon社、モバイル?デジタル?テレビ受信用SoCにシノプシス

础搁颁コアは非常に柔软性が高く面积が小さいため、顾客ニーズに合わせてソリューションを调整できます。シノプシス社の汎用プロセッサは过去にも採用経験があったため、当社のパフォーマンス要件を満たしてシリコン一発完动を达成できると确信していました。
Ronen Jashek氏, マーケティング担当副社長, Siano Mobile Silicon社
 

シノプシス&补尘辫;富士通セミコンダクター

"With our customer's chips designed into leading 4G networks around the world, it is critical that we provide the best ASIC service with proven high-speed interfaces. We selected DesignWare DigRFv4 M-PHY and DigRF 3G PHY IP because of 草榴社区' expertise and track record of delivering high-quality solutions."
Daisuke Yamazaki, Design Department, Wireless Solution Division, Fujitsu Semiconductor Ltd.

 

シノプシス & シグリード - シグリード社、シノプシスのDesignWare IP を用いて

"草榴社区' reputation as an established provider of silicon-proven IP was a key factor in our decision to use DesignWare IP solutions in our SSD Controller LSI. The quality of 草榴社区' IP exceeded our expectations and enabled us to achieve first-pass silicon success."
Mitsuyoshi Ito, Director, System 草榴社区 Division, Siglead
 

シノプシス & DisplayLink - DisplayLink社、DesignWare SuperSpeed USB 3.0 IPを 用いてシリコン一発完動を達成

"草榴社区 delivered an IP solution that worked straight out of the box: the silicon came up and within hours very complicated data sets were streaming through high-speed interfaces. It's a testament to the quality of DesignWare IP that it functioned exactly as the spec said it would."
Jonathan Jeacocke, Vice President of Engineering, DisplayLink

 

View more success stories