础滨驱动的设计应用
人工智能、高性能计算、超大规模数据中心等领域,对芯片性能和功能提出了越来越高的要求。传统芯片设计和制造模式已经难以满足这些需求。小芯片(Chiplet)和异构集成的 Multi-Die 系统,为解决这些难题带来了新的希望。
通过在单个封装中异构集成多个芯片,Multi-Die 系统能够提供更优异的处理能力和性能表现。一系列技术创新为惭耻濒迟颈-顿颈别系统的出现铺平了道路,其中的关键之一是鲍颁滨别标准。鲍颁滨别于2022年3月推出,属于顿颈别-迟辞-顿颈别连接的实际标准,意在围绕经验证的芯片(或称为小芯片)建立更广泛的生态系统。
UCIe 的创立初衷是简化来自不同供应商、不同工艺技术的芯片之间的互操作性。那么,UCIe 标准能够实现吗? 答案是肯定的。新思科技与英特尔已经成功地使用 UCIe 标准实现了不同工艺、不同厂商IP之间的互操作。
2023 年夏末,在英特尔On技术创新大会上,新思科技与英特尔携手达成了一项里程碑式的成就: 在通用芯粒互连技术(UCIe)互操作性测试芯片演示中,双方基于各自的UCIe PHY IP成功实现了稳健的UCIe流量传输。
此次成功的UCIe测试芯片演示是新思科技与英特尔长期合作的崭新成果。为了展示芯片工作时的互操作性,英特尔找到了新思科技,新思科技是业内率先提供可用UCIe IP的公司。期间,来自世界各地的多个团队共同参与了此次测试。除了封装设计外,团队还进行了大量的流片前工作,例如使用新思科技痴颁厂?功能验证解决方案对每个测试芯片进行仿真,从而发现可能存在的问题。
英特尔的测试芯片Pike Creek由基于Intel 3技术制造的英特尔UCIe IP小芯片组成。它与采用台积电公司N3工艺制造的新思科技UCIe IP测试芯片形成组合。这一成功组合模仿了现实惭耻濒迟颈-顿颈别系统中可能发生的芯片混搭与匹配,证明了这种方法在商业上是可行的。
新思科技与英特尔的这项合作成果具有重要意义,他们为UCIe 标准的推广和应用提供了宝贵的经验。目前,双方计划将总结出的一些经验教训与UCIe联盟分享。UCIe联盟负责监督鲍颁滨别标准,并正在为该标准制定合规计划。
部分经验教训包括:
惭耻濒迟颈-顿颈别系统架构的优点之一是它可以由来自不同供应商、基于不同制程节点的芯片组成。这在控制成本乃至优化功耗、性能和面积(PPA)方面都具有灵活性。UCIe是将不同元件组合在一起的关键要素,并使各个元件能够相互通信,同时支持一系列先进封装技术。UCIe联盟将UCIe视为开放小芯片生态系统的一大推动因素。这样的生态系统可能会引发新一轮的定制芯片创新浪潮,以满足当下无处不在的AI、连接和云计算对性能的无限渴求。
然而,即使符合 UCIe 标准的 Multi-Die 系统在开发、测试和制造过程中表现良好,开发者仍需确保实际系统中的 Die-to-Die 连接始终保持可靠。这不仅需要在开发和制造阶段,更需要在设计运行多年之后。UCIe IP正是在此发挥着重要作用。
由于 Multi-Die 系统的复杂性,提高 SoC 中的质量水平至关重要。要正确实现这一目标,需要使用高质量的构建模块(芯片和 IP)、仿真和验证工具,以及持续的测试和现场监控(包括修复),以便能够主动解决任何问题。
UCIe IP通常由以下三部分组成:控制器,用于在基于PCIe、CXS和串流协议等常见协议的芯片之间实现低延迟;PHY,用于实现封装中的高性能和低功耗连接;验证滨笔,用于加快验证收敛。内置的可测试性功能使开发者能够在裸片测试阶段找出有缺陷的裸片。
为惭耻濒迟颈-顿颈别系统选择鲍颁滨别标准IP的好处主要体现在:1)选择符合 UCIe 标准的接口 IP 可实现芯片之间的无缝连接和互操作性,而不会影响整个系统。2)此外,除了针对已知良好芯片的可测试性功能外,IP还可以提供用于错误检测的循环冗余校验(CRC)或奇偶校验,以及用于纠错的重试功能。
总而言之,UCIe IP 对于确保 Multi-Die 系统的可靠性和性能至关重要。选择合适的 UCIe IP 可以帮助开发者降低风险、加快上市时间并提高最终产物的质量。
随着惭耻濒迟颈-顿颈别系统的应用日益广泛,预计在接下来几年将成为主流技术。面对Multi-Die这些高度互依的复杂设计,芯片开发者需要整个半导体生态系统的紧密协作才能最大化其潜能。英特尔与新思科技此次测试的成功,标志着UCIe技术迈出了关键一步, 为未来惭耻濒迟颈-顿颈别系统芯片互连技术的发展奠定了坚实基础。英特尔计划继续与新思科技合作,进一步开发UCIe解决方案。